Intel gir ut Compute Express Link (CXL) 1.0, ny interconnect-protokoll som muliggjør PCIe gen 5.0


Intel has been working on CXL, short for Compute Express Link gen 1, for over four years new. This new interconnect protocol was donated to a new consortium of tech companies for release as a the CXL 1.0 standard. Its protocol layer will pave the way for PCI-Express gen 5.0 to sustain its bandwidth growth target of being twice as fast as PCIe gen 4.0. CXL 1.0 is out to compete with other established PCIe-alternative slot standards such as NVLink from NVIDIA, and InfinityFabric from AMD. It has one killer advantage, though: the CXL 1.0 is pin-compatible and backwards-compatible with PCI-Express, and uses PCIe physical-layer and electrical interface.

Dette reduserer kostnadene for maskinvareoppgradering for datasentre. CXL opprettholder minnekoherens mellom CPU-minne og minne på installerte enheter. CXL Consortium, eller SIG, inkluderer datasenter- og skyberegningsgiganter, inkludert Alibaba, Cisco, DellEMC, Facebook, Google, HPE, Huawei, Microsoft og selvfølgelig Intel. CXL vil bli brukt som et socketed / spaltet grensesnitt for tilleggskort og GPU-tavler, og som et innebygd grensesnitt. Vi estimerer båndbredde for CXL til å være 32 Gbps per bane, eller fire ganger større enn PCIe gen 3.0, og holder i tråd med PCIe gen 5.0 båndbredde-vekstestimater.

Source: AnandTech